Celdas multinivel
En electrónica, una celda multinivel (MLC) es una celda de memoria capaz de almacenar más de un bit de información, en comparación con una celda de un solo nivel (SLC), que sólo puede almacenar un bit por celda de memoria. Una celda de memoria suele estar formada por un único MOSFET (transistor semiconductor de óxido metálico de efecto campo) de puerta flotante, por lo que las celdas multinivel reducen el número de MOSFET necesarios para almacenar la misma cantidad de datos que las células de un solo nivel.
Las celdas de triple nivel (TLC) y las celdas de cuádruple nivel (QLC) son versiones de la memoria MLC que pueden almacenar tres y cuatro bits por celda, respectivamente. La denominación "celda multinivel" se utiliza a veces específicamente para referirse a la "celda de dos niveles". En general, las memorias se denominan como sigue:
- Celda de un nivel o SLC (1 bit por celda)
- Celda multinivel o MLC (2 bits por celda), alternativamente celda de doble nivel o DLC
- Celda de triple nivel o TLC (3 bits por celda) o MLC de 3 bits
- Celda de cuatro niveles o QLC (4 bits por celda)
- Celda de nivel penta o PLC (5 bits por celda) - actualmente en desarrollo[1]
Tenga en cuenta que esta nomenclatura puede inducir a error, ya que una "celda de n niveles" utiliza de hecho 2n niveles de carga para almacenar n bits (véase más adelante).
Normalmente, a medida que aumenta el número de "niveles", disminuye el rendimiento (velocidad y fiabilidad) y el coste para el consumidor; sin embargo, esta correlación puede variar entre fabricantes.
Ejemplos de memorias MLC son MLC NAND flash, MLC PCM (memoria de cambio de fase), etc. Por ejemplo, en la tecnología SLC NAND flash, cada celda puede existir en uno de los dos estados, almacenando un bit de información por celda. La mayoría de las memorias flash NAND MLC tienen cuatro estados posibles por celda, por lo que pueden almacenar dos bits de información por celda. Esto reduce la cantidad de margen que separa los estados y da lugar a la posibilidad de que se produzcan más errores. Las celdas multinivel diseñadas para reducir las tasas de error se denominan a veces MLC empresariales (eMLC).
Las nuevas tecnologías, como las celdas multinivel y 3D Flash, y el aumento de los volúmenes de producción seguirán haciendo bajar los precios.[2]
Celda de un nivel
editarLa memoria flash almacena datos en celdas de memoria individuales, formadas por transistores MOSFET de puerta flotante. Tradicionalmente, cada celda tenía dos estados posibles (cada uno con un nivel de tensión), y cada estado representaba un uno o un cero, por lo que en cada celda se almacenaba un bit de datos en las llamadas celdas de un solo nivel, o memoria flash SLC. La memoria SLC tiene la ventaja de una mayor velocidad de escritura, un menor consumo de energía y una mayor resistencia de las celdas. Sin embargo, como la memoria SLC almacena menos datos por celda que la MLC, su fabricación cuesta más por megabyte de almacenamiento. Debido a las mayores velocidades de transferencia y a la mayor duración prevista, la tecnología flash SLC se utiliza en tarjetas de memoria de alto rendimiento. En febrero de 2016, se publicó un estudio que mostraba poca diferencia en la práctica entre la fiabilidad de SLC y MLC.[3]
Una memoria flash de celda de un nivel (SLC) puede tener una vida útil de entre 50.000 y 100.000 ciclos de programación/borrado.[2]
Una celda de un solo nivel representa un 1 cuando está casi vacía y un 0 cuando está casi llena. Existe una región de incertidumbre (un margen de lectura) entre los dos estados posibles en la que los datos almacenados en la celda no pueden leerse con precisión.[4]
Celda multinivel
editarLa principal ventaja de la memoria flash MLC es su menor coste por unidad de almacenamiento debido a la mayor densidad de datos, y el software de lectura de memoria puede compensar una mayor tasa de errores de bits.[5] La mayor tasa de errores requiere un código de corrección de errores (ECC) que pueda corregir múltiples errores de bits; por ejemplo, el controlador flash SandForce SF-2500 puede corregir hasta 55 bits por sector de 512 bytes con una tasa de errores de lectura irrecuperables inferior a un sector por cada 1017 bits leídos.[6] El algoritmo más utilizado es el código Bose-Chaudhuri-Hocquenghem (BCH).[7] Otros inconvenientes de la memoria NAND MLC son la menor velocidad de escritura, el menor número de ciclos de programación/borrado y el mayor consumo de energía en comparación con la memoria flash SLC.
Las velocidades de lectura también pueden ser inferiores en las NAND MLC que en las SLC debido a la necesidad de leer los mismos datos a un segundo umbral de tensión para ayudar a resolver los errores. Los dispositivos TLC y QLC pueden necesitar leer los mismos datos hasta 4 y 8 veces respectivamente para obtener valores corregibles por ECC.[8]
La memoria flash MLC puede tener una vida útil de entre 1.000 y 10.000 ciclos de programación/borrado. Esto suele requerir el uso de un sistema de archivos flash, que está diseñado en función de las limitaciones de la memoria flash, como el uso de la nivelación de desgaste para ampliar la vida útil del dispositivo flash.
El Intel 8087 utilizaba la tecnología de dos bits por celda para su microcódigo ROM,[9] y en 1980 fue uno de los primeros dispositivos del mercado en utilizar celdas ROM multinivel.[10][11] Más tarde, Intel demostró la tecnología NOR flash de celdas multinivel (MLC) de 2 bits en 1997.[12] NEC demostró las celdas de cuatro niveles en 1996, con un chip de memoria flash de 64 Mbit que almacenaba 2 bits por celda. En 1997, NEC demostró un chip de memoria dinámica de acceso aleatorio (DRAM) con celdas de cuatro niveles, con una capacidad de 4 Gbit. STMicroelectronics también demostró las celdas de cuatro niveles en 2000, con un chip de memoria flash NOR de 64 Mbit.[13]
MLC se utiliza para referirse a las celdas que almacenan 2 bits por celda, utilizando 4 valores o niveles de carga. Una MLC de 2 bits tiene un único nivel de carga asignado a cada combinación posible de unos y ceros, de la siguiente manera: Cuando se aproxima al 25%, la celda representa un valor binario de 11; cuando se aproxima al 50%, la celda representa un 01; cuando se aproxima al 75%, la celda representa un 00; y cuando se aproxima al 100%, la celda representa un 10. Una vez más, existe una región de incertidumbre (margen de lectura) entre los valores, en la que los datos almacenados en la celda no pueden leerse con precisión.[4][14]
Desde 2013, algunas unidades de estado sólido utilizan parte de una matriz NAND MLC como si fuera NAND SLC de un solo bit, lo que proporciona mayores velocidades de escritura.[15][16][17]
En 2018, casi todas las MLC comerciales son planares (es decir, las celdas se construyen sobre la superficie de silicio) y, por tanto, están sujetas a limitaciones de escalado. Para hacer frente a este posible problema, la industria ya está buscando tecnologías que puedan garantizar aumentos de la densidad de almacenamiento más allá de las limitaciones actuales. Una de las más prometedoras es 3D Flash, en la que las celdas se apilan verticalmente, evitando así las limitaciones del escalado planar.[18]
En el pasado, algunos dispositivos de memoria siguieron el camino inverso y utilizaron dos celdas por bit para obtener tasas de error de bit aún más bajas.[19]
Enterprise MLC (eMLC) es una variante más cara de MLC optimizada para uso comercial. Afirma durar más y ser más fiable que las MLC normales, a la vez que supone un ahorro de costes con respecto a las unidades SLC tradicionales. Aunque muchos fabricantes de SSD han producido unidades MLC pensadas para uso empresarial, sólo Micron vende chips NAND Flash sin procesar con esta denominación.[20]
Celda de triple nivel
editarUna celda de triple nivel (TLC) es un tipo de memoria flash NAND que almacena 3 bits de información por celda. Toshiba introdujo la memoria con celdas de triple nivel en 2009.[21]
Samsung anunció un tipo de flash NAND que almacena 3 bits de información por celda, con un total de 8 estados de tensión (valores o niveles), acuñando el término "celda de triple nivel" ("TLC"). Samsung Electronics comenzó a producirla en masa en 2010,[22] y se vio por primera vez en las unidades SSD de la serie 840.[23] Samsung se refiere a esta tecnología como MLC de 3 bits. Los aspectos negativos de MLC se amplifican con TLC, pero TLC se beneficia de una densidad de almacenamiento aún mayor y un menor coste.[24]
En 2013, Samsung introdujo la V-NAND (NAND vertical, también conocida como NAND 3D) con celdas de triple nivel, que tenía una capacidad de memoria de 128 Gbit.[25] Ampliaron su tecnología TLC V-NAND a una memoria de 256 Gbit en 2015,[22] y de 512 Gbit en 2017.[26]
Celda de cuatro niveles
editarLas memorias que almacenan 4 bits por celda suelen denominarse celdas de cuatro niveles (QLC), siguiendo la convención establecida por las TLC. Antes de su invención, el término "QLC" era sinónimo de MLC para referirse a las celdas que pueden tener 4 estados de tensión, es decir, las que almacenan 2 bits por celda -lo que ahora se denomina inequívocamente DLC.
En 2009, Toshiba y SanDisk introdujeron chips de memoria flash NAND con celdas de cuatro niveles, que almacenan 4 bits por celda y tienen una capacidad de 64 Gbit.[21]
Las tarjetas de memoria flash SanDisk X4, introducidas en 2009, fueron uno de los primeros productos basados en memoria NAND que almacena 4 bits por celda, comúnmente denominada celda de cuatro niveles (QLC), utilizando 16 niveles de carga (estados) discretos en cada transistor individual. Los chips QLC utilizados en estas tarjetas de memoria fueron fabricados por Toshiba, SanDisk y SK Hynix.[21][27]
En 2017, Toshiba presentó chips de memoria V-NAND con celdas de cuatro niveles, que tienen una capacidad de almacenamiento de hasta 768 Gbit.[28] En 2018, ADATA, Intel, Micron y Samsung han lanzado algunos productos SSD que utilizan memoria QLC NAND.[29][30][31][32]
En 2020, Samsung lanzó una SSD QLC con espacio de almacenamiento de hasta 8 TB para clientes. Es la SSD SATA con mayor capacidad de almacenamiento para clientes finales a partir de 2020.[33][34]
Véase también
editarReferencias
editar- ↑ «Solidigm Demonstrates World’s First Penta-Level Cell SSD at Flash Memory Summit». Solidigm newsroom (en inglés). 2 de agosto de 2022. Consultado el 3 de enero de 2024.
- ↑ a b «News & Press | Partnerships & Events». Hyperstone GmbH (en inglés). Consultado el 3 de enero de 2024.
- ↑ Schroeder, Bianca; Lagisetty, Raghav; Merchant, Arif (2016). Flash Reliability in Production: The Expected and the Unexpected (en inglés). pp. 67-80. ISBN 978-1-931971-28-7. Consultado el 3 de enero de 2024.
- ↑ a b Shimpi, Anand Lal. «The Intel SSD 710 (200GB) Review». www.anandtech.com. Consultado el 4 de enero de 2024.
- ↑ Micron's MLC NAND Flash Webinar. Archivado desde el original el 22 de julio de 2007. Consultado el 5 de enero de 2024.
- ↑ «SandForce® SF2600 and SF2500 Enterprise datasheet». Seagate.
- ↑ EETimes (2013). «A Tour of the Basics of Embedded NAND Flash Options». EE Times.
- ↑ Peleato; et al. (2015). «Adaptive Read Thresholds for NAND Flash». IEEE Transactions on Communications: 3069-3081. doi:10.1109/TCOMM.2015.2453413.
- ↑ «Two bits per transistor: high-density ROM in Intel's 8087 floating point chip». Consultado el 4 de enero de 2024.
- ↑ J. Robert Lineback (1982). «Four-state cell called density key». "Electronics" magazine.
- ↑ P. Glenn Gulak. «A Review of Multiple-Valued Memory Technology». web.archive.org. Proceedings. 1998 28th IEEE International Symposium on Multiple- Valued Logic (Cat. No.98CB36138. doi:10.1109/ISMVL.1998.679447. Archivado desde el original el 28 de mayo de 2018. Consultado el 4 de enero de 2024.
- ↑ P. Glenn Gulak. «A Review of Multiple-Valued Memory Technology». americanhistory.si.edu (en inglés). Proceedings. 1998 28th IEEE International Symposium on Multiple- Valued Logic (Cat. No.98CB36138). doi:10.1109/ISMVL.1998.679447. Consultado el 4 de enero de 2024.
- ↑ «Memory». STOL (Semiconductor Technology Online). 2019. Archivado desde el original el 2 de noviembre de 2023. Consultado el 5 de enero de 2024.
- ↑ Hernandez, Pedro (29 de junio de 2018). «SLC vs MLC vs TLC NAND Flash». Enterprise Storage Forum (en inglés estadounidense). Consultado el 4 de enero de 2024.
- ↑ Gasior, Geoff (25 de julio de 2013). «Samsung's 840 EVO solid-state drive reviewed». The Tech Report (en inglés estadounidense). Consultado el 4 de enero de 2024.
- ↑ «New Samsung 840 EVO employs TLC and pseudo-SLC TurboWrite cache - PC Perspective». pcper.com (en inglés estadounidense). 18 de julio de 2013. Consultado el 4 de enero de 2024.
- ↑ «Samsung Semiconductor Global Official Website | Samsung Semiconductor Global». Samsung Semiconductor (en inglés). Consultado el 4 de enero de 2024.
- ↑ «News & Press | Partnerships & Events». Hyperstone GmbH (en inglés). Consultado el 4 de enero de 2024.
- ↑ Prophet, Graham (200i8). «"Automotive EEPROMs use two cells per bit for ruggedness, reliability"». EDN.
- ↑ «Enterprise MLC». www.micron.com (en inglés estadounidense). Consultado el 4 de enero de 2024.
- ↑ a b c «News Release (11 Feb, 2009): Toshiba Makes Major Advances in NAND Flash Memory with 3-bit-per-cell | News | Toshiba». www.global.toshiba. Consultado el 5 de enero de 2024. Error en la cita: Etiqueta
<ref>
no válida; el nombre «:1» está definido varias veces con contenidos diferentes - ↑ a b «Heritage | Brand Identity | About Us». Samsung us (en inglés). Consultado el 5 de enero de 2024.
- ↑ «Samsung Consumer Memory Storage». Samsung Semiconductor Global (en inglés). Consultado el 5 de enero de 2024.
- ↑ Vättö, Kristian. «Samsung SSD 840: Testing the Endurance of TLC NAND». www.anandtech.com. Consultado el 5 de enero de 2024.
- ↑ «Samsung Mass Producing 128Gb 3-bit MLC NAND Flash». Tom's Hardware. 2013. Archivado desde el original el 21 de junio de 2019. Consultado el 5 de enero de 2024.
- ↑ Shilov, Anton. «Samsung Starts Production of 512 GB UFS NAND Flash Memory: 64-Layer V-NAND, 860 MB/s Reads». www.anandtech.com. Consultado el 5 de enero de 2024.
- ↑ EETimes (5 de mayo de 2009). «NAND Flash - The New Era of 4 bit per cell and Beyond». EE Times. Consultado el 5 de enero de 2024.
- ↑ Discuss, btarunr (28 de junio de 2017). «Toshiba Develops World's First 4-bit Per Cell QLC NAND Flash Memory». TechPowerUp (en inglés). Consultado el 5 de enero de 2024.
- ↑ Shilov, Anton. «ADATA Reveals Ultimate SU630 SSD: 3D QLC for SATA». www.anandtech.com. Consultado el 5 de enero de 2024.
- ↑ Tallis, Billy. «The Intel SSD 660p SSD Review: QLC NAND Arrives For Consumer SSDs». www.anandtech.com. Consultado el 5 de enero de 2024.
- ↑ Tallis, Billy. «The Crucial P1 1TB SSD Review: The Other Consumer QLC SSD». www.anandtech.com. Consultado el 5 de enero de 2024.
- ↑ Shilov, Anton. «Samsung Starts Mass Production of QLC V-NAND-Based SSDs». www.anandtech.com. Consultado el 5 de enero de 2024.
- ↑ «Samsung 870 QVO SATA SSD». Samsung Semiconductor Global (en inglés). Consultado el 5 de enero de 2024.
- ↑ «Samsung Electronics Debuts Industry-Leading 8TB Consumer SSD, the 870 QVO». news.samsung.com (en inglés). Consultado el 5 de enero de 2024.